INFORMACIÓN
El 74HC165 son registros de desplazamiento en serie de carga paralela o de 8 bits con salidas en serie complementarias (Q7 y Q7) disponible desde la última etapa. Cuando la entrada de carga paralela (PL) es BAJA, los datos paralelos del D0 a Las entradas D7 se cargan en el registro de forma asíncrona.
Cuando PL es ALTO, los datos entran en el registro en serie en la entrada Ds y se desplazan a un lugar a la derecha
(Q0 ¿ Q1 ¿ Q2, etc.) con cada transición positiva del reloj. Esta característica permite la expansión del convertidor de paralelo a la serie atando a la salida Q7 a la entrada DS de la etapa siguiente.
La entrada del reloj es una estructura OR-cerrada que permite que una entrada se use como una entrada habilitada para el reloj BAJO (CE). La asignación de pines para las entradas CP y CE es arbitraria y se puede invertir para mayor comodidad de diseño. La transición BAJA a ALTA de la entrada CE solo debe tener lugar mientras CP ALTO para una operación predecible. O el CP o el CE debe ser ALTOS antes de la transición de PL baja a ALTA para evitar el cambio de datos cuando se activa PL.
ESPECIFICACIONES TÉCNICAS
Circuito Shift Register 8-Bit Paralelo a Serial,voltaje de alimentación:2V a 6V.
Asynchronous 8-bit parallel load
Synchronous serial input
Specified from -40 °C to +85 °C and from -40 °C to +125 °C
Parallel-to-serial data conversión
Valoraciones
No hay valoraciones aún.